Intel6264芯片
A12~A0(addressinputs):地址线,可以存储8KB的存储空间。 D7~D0(数据总线):数据线,双向,三态。
非OE(outputenable):读使能信号,输入,低电平有效。非WE(可写):写使能信号,输入,低电平有效。
非CE1(chipenable):片选信号1,输入,读/写模式下的低电平。 CS(chipselect):片选信号2,输入,读/写模式下的高电平。
VCC:+ 5V工作电压。 GND:信号地。
Intel6264的运行模式由OE,WE,CE1和CE2的联合行动决定。 1写入:当WE和CE1为低电平,且OE和CE2为高电平时,数据输入缓冲器打开,数据从数据线D7~D0写入选定的存储单元。
2读出:当OE和CE1为低电平,WE和CE2为高电平时,数据输出缓冲器被选通,所选单元的数据被发送到数据线D7-D0。 3保持:当CE1为高电平且CE2为任意时,芯片未被选中,处于保持状态,数据线处于高阻态。